Added images
[matthijs/master-project/haskell-symposium-talk.git] / reducer.lhs
index 4d74c68ed188bc00b66f31730421be46ba86a204..03c688c520ac496f98c8657ca05968c9c96658d0 100644 (file)
@@ -2,13 +2,19 @@
 \frame{
 \frametitle{More than just toys}
 \pause
-TODO: Plaatje van de reducer
+\begin{columns}[l]
+\column{0.5\textwidth}
+\begin{figure}
+\includegraphics<2->[width=5.5cm]{reducer}
+\end{figure}
+\column{0.5\textwidth}
 \begin{itemize}
   \item We implemented a reduction circuit in \clash{}\pause
   \item Simulation results in Haskell match VHDL simulation results\pause
   \item Synthesis completes without errors or warnings\pause
-  \item Around half speed of handcoded and optimized VHDL \pause
+  \item Around half speed of handcoded and optimized VHDL
 \end{itemize}
+\end{columns}
 }\note[itemize]{
 \item Toys like the poly cpu one are good to give a quick demo
 \item But we used \clash{} to design 'real' hardware
@@ -16,8 +22,8 @@ TODO: Plaatje van de reducer
 \item Nice speed considering we don't optimize for it (only single example!)
 }
 
-\begin{frame}[plain] 
-   \begin{centering} 
-      \includegraphics[height=\paperheight]{reducerschematic.png} 
-      \end{centering} 
-\end{frame} 
+\begin{frame}[plain] 
+   \begin{centering} 
+      \includegraphics[height=\paperheight]{reducerschematic.png} 
+      \end{centering} 
+\end{frame}